0920~0926_夏季暢銷第三波BN

Verilog-ARM嵌入式系統設計

達洋貓《櫻花樹》一卡通

達洋貓《櫻花樹》一卡通

【開學大作戰】一卡通全面限時9折起

  • 9 585
    650
  • 分類:
    中文書電腦資訊網路/架站網路概論
    追蹤
    ? 追蹤分類後,您會在第一時間收到分類新品通知。
  • 作者: 李新兵 追蹤 ? 追蹤作者後,您會在第一時間收到作者新書通知。
  • 出版社: 佳魁 追蹤 ? 追蹤出版社後,您會在第一時間收到出版社新書通知。
  • 出版日:2016/10/28

活動訊息

想找書的時候,特別想偷看網友的書櫃... 原來大家都在看這本 ↓↓↓

用閱讀開啟視野,讓書成為照亮你人生的光
【金石堂選書】本月推薦您這些好書👉 快來看看

內容簡介

本書以Verilog RTL設計為核心,從第1章建立Verilog RTL設計模型開始,到最後一章能夠對Linux作業系統進行模擬。讀者透過本書可以切實了解到以ARM9為基礎的數字電路設計流程,並能夠利用成熟的MCU軟體設計工具產生BIN檔案,透過BIN檔案和一個只有1800行程式的相容ARM9處理器核心,讀者能夠快速完成FPGA設計。

目錄

1 數位電路設計模型
1.1 最初的模型—帶有輸入輸出的模組  
1.2 組合邏輯  
1.3 時序邏輯  
1.4 同步電路
1.5 同步電路時序路徑
1.6 RTL 描述
1.7 綜合產生電路

2 Verilog RTL 程式設計
2.1 Verilog 語言與RTL 描述  
2.2 Verilog 描述敘述對應電路  
2.3 如何進行RTL 設計  
2.4 RTL 設計要點
2.5 UART 序列埠通訊設計實例

3 Modelsim 模擬
3.1  模擬的意義  
3.2  testbench 檔案
3.3  Modelsim模擬工具  
3.4  UART序列埠模擬實例  

4 FPGA開發板原型驗證
4.1  FPGA內部結構
4.2  FPGA開發板
4.3  FPGA設計開發流程
4.4  FPGA設計內部單元第5章地理定位
4.5 UART設計在Altera FPGA的下載執行
4.6 UART設計在Xilinx FPGA的下載執行

5 ARM9微處理器程式設計模型
5.1  ARM公司歷史  
5.2  ARM處理器架構
5.3 微處理器基本模型
5.4 ARMv4架構模式
5.5 ARMv4架構內部暫存器
5.6 ARMv4架構的例外中斷
5.7 ARMv4架構支援的ARM指令集
5.8 ARM指令與中斷分析

6 相容ARM9微處理器Verilog RTL設計
6.1 確定RTL設計的輸入輸出通訊埠
6.2 經典的三級管線架構
6.3 經典的五級管線架構
6.4 三級管線改進架構
6.5 適於相容ARM9 微處理器的三級架構
6.6 影響管線架構執行的四種狀況
6.7 第一級:取指階段的Verilog RTL 實現
6.8 第二級:乘法運算階段的Verilog RTL 實現
6.9 第三級:加法運算階段的Verilog RTL 實現
6.10 暫存器組的寫入
6.11 CPSR/SPSR 的寫入
6.12 資料池的讀寫
6.13 第四級:讀取操作資料的回寫

7 Hello World — 相容ARM9 處理器核心執行的第一個程式
7.1 以FPGA 為基礎的SoC 設計流程  
7.2 使用RealView MDK 編譯Hello World 程式
7.3 Modelsim 模擬輸出Hello World  
7.4 建立hello World 的FPGA 設計專案  

8 Dhrystone Benchmark — 相容ARM9 處理器核心效能測試
8.1 Dhrystone 2.1 介紹  
8.2  移植Dhrystone 2.1 進行編譯
8.3  使用Modelsim 模擬執行Dhrystone Benchmark
8.4 線上可程式設計的FPGA SoC 設計專案
8.5 Dhrystone Benchmark在開發板中執行

9 uClinux模擬結合SkyEye,啟動不帶MMU的作業系統
9.1 ARM7TDMI-S處理器核心
9.2 以ARM7TDMI為核心的微控制器
9.3  uClinux嵌入式作業系統
9.4  SkyEye硬體模擬平台
9.5 Modelsim下模擬uClinux啟動過程

10 Linux作業系統模擬結合mini2440開發板,啟動附有MMU的作業系統
10.1 ARM920T處理器核心  
10.2 S3C2440A 32位元微控制器
10.3 mini2440 ARM9開發板
10.4 NAND Flash模擬模型  
10.5 為相容ARM9處理器核心增加輔助處理器指令
10.6 建立模擬Linux作業系統的testbench

附錄A 啟動Linux作業系統的全部列印log資訊11.1 設計介面  
附錄B 相容ARM9處理器核心帶註釋的Verilog RTL程式  
附錄C 相關網址

序/導讀



使用Verilog HDL 進行程式設計到底屬於硬體設計還是軟體設計?這是一個很難回答的問題。它處於傳統的硬體設計和軟體設計的交叉點:描述的對象是硬體,但採用的方法和軟體設計類似。市面上充斥著各種介紹Verilog HDL 設計的書,但都是以介紹Verilog HDL 的語法為主,兼而列出一些簡單邏輯的Verilog RTL 描述。但沒有一本書介紹如何使用這種精簡的語言進行成熟作品的設計,本書填補了這方面的空白。

配送方式

  • 台灣
    • 國內宅配:本島、離島
    • 到店取貨:
      金石堂門市 不限金額免運費
      7-11便利商店 ok便利商店 萊爾富便利商店 全家便利商店
  • 海外
    • 國際快遞:全球
    • 港澳店取:
      ok便利商店 順豐 7-11便利商店

詳細資料

詳細資料

    • 語言
    • 中文繁體
    • 裝訂
    • 紙本平裝
    • ISBN
    • 9789863794196
    • 分級
    • 普通級
    • 頁數
    • 480
    • 商品規格
    • 23*17
    • 出版地
    • 台灣
    • 適讀年齡
    • 全齡適讀
    • 注音
    • 級別

商品評價

訂購/退換貨須知

加入金石堂 LINE 官方帳號『完成綁定』,隨時掌握出貨動態:

加入金石堂LINE官方帳號『完成綁定』,隨時掌握出貨動態
金石堂LINE官方帳號綁定教學

提醒您!!
金石堂及銀行均不會請您操作ATM! 如接獲電話要求您前往ATM提款機,請不要聽從指示,以免受騙上當!

退換貨須知:

**提醒您,鑑賞期不等於試用期,退回商品須為全新狀態**

  • 依據「消費者保護法」第19條及行政院消費者保護處公告之「通訊交易解除權合理例外情事適用準則」,以下商品購買後,除商品本身有瑕疵外,將不提供7天的猶豫期:
    1. 易於腐敗、保存期限較短或解約時即將逾期。(如:生鮮食品)
    2. 依消費者要求所為之客製化給付。(客製化商品)
    3. 報紙、期刊或雜誌。(含MOOK、外文雜誌)
    4. 經消費者拆封之影音商品或電腦軟體。
    5. 非以有形媒介提供之數位內容或一經提供即為完成之線上服務,經消費者事先同意始提供。(如:電子書、電子雜誌、下載版軟體、虛擬商品…等)
    6. 已拆封之個人衛生用品。(如:內衣褲、刮鬍刀、除毛刀…等)
  • 若非上列種類商品,均享有到貨7天的猶豫期(含例假日)。
  • 辦理退換貨時,商品(組合商品恕無法接受單獨退貨)必須是您收到商品時的原始狀態(包含商品本體、配件、贈品、保證書、所有附隨資料文件及原廠內外包裝…等),請勿直接使用原廠包裝寄送,或於原廠包裝上黏貼紙張或書寫文字。
  • 退回商品若無法回復原狀,將請您負擔回復原狀所需費用,嚴重時將影響您的退貨權益。
金石堂門市 全家便利商店 ok便利商店 萊爾富便利商店 7-11便利商店
World wide
活動ing